MPEG 视频编解码IP核

(网表格式的MPEG音视频编解码)


SOC 向客户提供高性能的H.264, H.265以及MPEG-2 IP核,主要应用于实时的视频编解码。SOC的MPEG编解码核采用了高密度并行的全硬件结构,不含处理器或任何软件,其主要特征为低延时,低功耗以及低资源。

网表形式的IP核给客户提供了最大程度的设计灵活性,非常适用于客户在XILINX或INTEL中等规模的FPGA上进行集成开发。

SOC IP Cores

SOC的具有自主知识产权的算法结构使得低资源视频编解码成为可能

可适用的FPGA

SOC视频编解码IP核可适用于XILINX 和INTEL的中级FPGA及SOC。

高质量

聚焦于视频质量,SOC的MPEG编解码核采用了严格的测试标准并经过了品质,延时,性能等全方位测试。

低延时

SOC自主知识产权的全硬件并行算法结构提供了仅为0.25ms的“零延时”解决方案,目前市场上独树一帜,大大优于目前市场上广泛采用的基于CPU及DSP的解决方案。

低功耗

SOC的独特设计架构使编解码的功耗大大降低,由此带来的更长电池续航能力对无线可携带设备中的应用至关重要。

低资源

SOC的编解码核针对于XILINX和INTEL的中级FPGA和SOC。SOC推出的精简版本可以根据客户要求更进一步降低所用资源,在资源有限的场合中发挥作用。

API

多达200寄存器的API设置给客户带来了极大便利,客户可根据自身需要在运行过程中设置或改变相关参数,如带宽,GOP及其他。